《異步微處理器設計(計算機科學與技術學科研究生系列教材中文版) 》由王志英主編,異步集成電路技術是和同步集成電路技術相對的集成電路設計技術。與同步集成電路相比,異步集成電路技術具有功耗低、電磁兼容性高、模塊化和可重用性好、魯棒性強等一系列優勢,可以有效地解決同步集成電路和微處理器技術在超深亞微米階段遇到的各種問題。《異步微處理器設計(計算機科學與技術學科研究生系列教材中文版)》內容是作者在異步集成電路和異步微處理器設計領域研究的經驗和成果,主要包括異步電路設計和建模分析、異步微處理器體系結構、異步功能單元設計和片內互連、異步微處理器設計方法學、異步微處理器性能和功耗的評估及優化、多核異步微處理器的設計與實現等方面的內容。 本書可用作研究人員的科研參考書,也可作為計算機科學與技術專業和微電子專業高年級本科生和研究生教材使用。
王志英,男,1956年8月生,漢族,山西沁縣人,1988年在國防科學技術大學計算機系獲博士學位。現任國防科學技術大學計算機學院教授、博士生導師,國家精品課程"計算機體系結構"負責人。1992年成為突出貢獻中青年專家并享受政府特殊津貼,全國高等院校骨干教師,人事部百千萬跨世紀人才庫一二層次人選,中國計算機學會開放系統專委會副主任委員、中國計算機學會教育專業委員會副主任委員、全國計算機教育研究會副理事長、湖南省計算機學會理事長、教育部高等學校計算機科學與技術專業教學指導分委員會副主任、IEEE會員。主要研究方向為計算機系統結構和微處理器設計等。20多年來作為項目負責人參加的各類項目包括國家自然科學基金、國家973重大基礎研究、國家863高技術研究、型號工程和對外合作等共計20多項。已獲國家科技進步二等獎1項,國家教學成果一等獎1項,國家教學成果二等獎1項,部委級教學成果一等獎2項,部委級科技進步一等獎2項、二等獎6項、三等獎6項,部委級自然科學三等獎1項,獲國家發明專利15項,出版專著和教材8部,其中《計算機體系結構》獲2002年全國普通高等學校教材二等獎。
第1章 概述 第2章 異步電路設計思想 第3章 基于宏單元的異步集成電路設計流程 第4章 異步控制電路設計 第5章 異步片上網絡設計 第6章 解同步異步電路設計 第7章 異步電路的性能分析和優化 第8章 騰越-Ⅱ異步微處理器 第9章 異步電路在容錯領域的應用 第10章 未來異步微處理器技術研究 附錄A 異步數據觸發體系結構的寄存器定義 附錄B 異步數據觸發功能單元 附錄C 異步數據觸發體系結構工具鏈 附錄D 騰越Ⅱmach文件描述 附錄E 匯編示例:32位矩陣乘法
質量很不錯,非常有用處的一本書呀。
書的質量不錯,期待很久
不錯,值得學
好
還不錯,這本書是我唯一知道講異步CPU的書。