本書是一本關(guān)于MIPS體系結(jié)構(gòu)的經(jīng)典之作。第2版延續(xù)了第1版的可讀性傳統(tǒng),通過應(yīng)用具體的實(shí)例對硬件和軟件的接口進(jìn)行強(qiáng)調(diào),并將廣泛應(yīng)用的RISC系統(tǒng)結(jié)構(gòu)MIPS與開源操作系統(tǒng)Linux結(jié)合在一起,從MIPS設(shè)計(jì)原理開始,闡述MIPS指令集和程序員的可用資源。
第2版在描述Linux/MIPS應(yīng)用代碼如何載入到內(nèi)存、如何連接到庫以及如何運(yùn)行等方面做了介紹。此外,書中還提供了完整的、經(jīng)過更新的MIPS指令集指南。
本書既可作為高等院校計(jì)算機(jī)體系結(jié)構(gòu)、嵌入式系統(tǒng)編程和高級計(jì)算技術(shù)等課程的教材或教學(xué)參考書,也很適合科研機(jī)構(gòu)專業(yè)人士和軟硬件開發(fā)人員參考閱讀。
本書是"計(jì)算機(jī)科學(xué)叢書"之一,全書共分16個(gè)章節(jié),對MIPS的體系結(jié)構(gòu)透視作了系統(tǒng)地介紹,具體包括MIPS體系結(jié)構(gòu)、MIPS處理器的高速緩存、底層內(nèi)存管理與TLB、浮點(diǎn)支持、MIPS指令集指南、在MIPS體系結(jié)構(gòu)上移植軟件等。該書可供各大專院校作為教材使用,也可供從事相關(guān)工作的人員作為參考用書使用。
大多數(shù)"體系結(jié)構(gòu)概覽"類的書籍對體系結(jié)構(gòu)的匯編語言語焉不詳,只是給出令人厭煩的概述。然而,本書卻是一個(gè)典型的反例,為所有這類書的作者樹立了一個(gè)榜樣。作者不但提供了體系結(jié)構(gòu)參考所必需的細(xì)節(jié),還以對關(guān)鍵體系結(jié)構(gòu)特點(diǎn)(及其原理)富有洞察力的視角表達(dá)出這些細(xì)節(jié)。
元論對于通用的計(jì)算機(jī)還是對于MlPS來說,本書都是非常有用的書籍。它闡述了滲入到體系結(jié)構(gòu)發(fā)展中的技術(shù)、經(jīng)濟(jì)和歷史和政治等因素。
第2版的一個(gè)重要補(bǔ)充涉及操作系統(tǒng)、移植以及ABl等問題。本書對于軟件開發(fā)者來說是一本的參考書。任何從事MIPS體系結(jié)構(gòu)相關(guān)工作的人都會(huì)樂于擁有這本書。
——Randy AIIen,Catalytic公司的創(chuàng)始人和首席技術(shù)官
本書是任何MIPS體系結(jié)構(gòu)參考手冊的極好伴侶。本版延續(xù)了第1版的傳統(tǒng),通過具體實(shí)例強(qiáng)調(diào)硬件/軟件接口。另外,第2版增加了的,從MIPS—I/V體系結(jié)構(gòu)到MIPS-32/64體系結(jié)構(gòu)的轉(zhuǎn)變,其中包括支持多線程的體系結(jié)構(gòu)??傊@是任何熱衷MIPs體系結(jié)構(gòu)的程序員的必備書籍。
——Jan-WiIlem van de Waerdt,飛利浦半導(dǎo)體研究院
第2版不僅對第1版進(jìn)行了徹底的更新,而且將應(yīng)用廣泛的RISC系統(tǒng)結(jié)構(gòu)MIPS與開源操作系統(tǒng)Linux結(jié)合在一起。本書的部分從MIPS設(shè)計(jì)原理開始,進(jìn)而闡述MIPSt旨令集和程序員資源。書中以MIPS 32/MIPS64標(biāo)準(zhǔn)為基準(zhǔn),對其他體系結(jié)構(gòu)進(jìn)行了比較。
與第1版相比,第2版的顯著變化是面圖片的小企鵝坐在駕駛員的位置上,本書以此作為研究來自Linux 內(nèi)核的真正的低層操作系統(tǒng)的實(shí)例,展示Linux(包括單處理器和DSMP)如何構(gòu)建于MIPS體系結(jié)構(gòu)所提供的基礎(chǔ)之上。本書從操作系統(tǒng)的底層(中斷、內(nèi)存調(diào)度)開始,進(jìn)而描述Linux/MIPS應(yīng)用代碼如何載入到內(nèi)存、連接到庫并運(yùn)行。
Dominic Sweetman富有大理實(shí)踐經(jīng)驗(yàn)的硬件系統(tǒng)、CPU、網(wǎng)絡(luò)和操作系統(tǒng)設(shè)計(jì)者和開發(fā)者。他的豐富經(jīng)驗(yàn)來自于低層編碼、操作系統(tǒng)開發(fā)、局域網(wǎng)和分布式系統(tǒng)。他是Whitechapel WorkstatIons的創(chuàng)立者之一,并在1988年創(chuàng)建了一家MIPS咨詢公司——AIgomhmics。
出版者的話
專家指導(dǎo)委員會(huì)
推薦序
譯者序
序
前
第1章 RISC和MlPS
1.1 流水線
1.1.1 什么使流水線效率降低
1.1.2 流水線和緩存
1.2 MIPS的五段流水線
1.3 RISC和CISC
1.4 迄今為止一些重要的MIPS芯片
1.4.1 R2000處理器到R3000處理器
1.4.2 R6000處理器:一次偏軌
1.4.3 及時(shí)批CPLJ內(nèi)核
1.4.4 R4000處理器:一次革命
1.4.5 ACE聯(lián)盟的興衰
1.4.6 SGI收購MIPS
1.4.7 QED:嵌入式系統(tǒng)中的快速M(fèi)IPS處理器
1.4.8 R10000處理器和它的后繼者
1.4.9 消費(fèi)類電子產(chǎn)品中的MIPS處理器
1.4.10 網(wǎng)絡(luò)路由器和激光打印機(jī)中的MIPS
1.4.11 現(xiàn)代的MIPS處理器
1.4.12 MIPS Technologies的重生
1.4.13 現(xiàn)狀
1.5 MIPS和CISC體系結(jié)構(gòu)的比較
1.5.1 對MIPS指令的各種限制
1.5.2 編址及內(nèi)存訪問
1.5.3 發(fā)展MIPS不支持的特性
1.5.4 程序員可見的流水線效果
第2章 MIPS體系結(jié)構(gòu)
2.1 MIPS匯編語言的風(fēng)格
2.2 寄存器
2.3 整數(shù)乘法單元和寄存器
2.4 加載和存儲:尋址方式
2.5 存儲器和寄存器中的數(shù)據(jù)類型
2.5.1 整數(shù)數(shù)據(jù)類型
2.5.2 未對齊的加載和存儲
2.5.3 內(nèi)存中的浮點(diǎn)數(shù)據(jù)
2.6 匯編語言中的合成指令
2.7 MIPS 1發(fā)展到MIPS 64指令集:64位(和其他)的擴(kuò)展
2.7.1 邁向64位
2.7.2 誰需要64位
2.7.3 關(guān)于64位與無模式轉(zhuǎn)換:寄存器中的數(shù)據(jù)
2.8 基本地址空間
2.8.1 簡單系統(tǒng)的尋
2.8.2 核心與用戶特權(quán)級別
2.8.3 整體視圖:內(nèi)存映射的64位視圖
2.9 流水線的可見度
第3章 協(xié)處理器0:MIPS處理器控制
3.1 CPU控制指令
3.2 相關(guān)寄存器與時(shí)序
3.3 CPU控制寄存器及其編碼
3.3.1 狀態(tài)寄存器(SR)
3.3.2 原因寄存器
3.3.3 異常返回地址(EPC)寄存器
3.3.4 無效虛地址(BadVaddr)寄存器
3.3.5 計(jì)數(shù)/比較寄存器(Count/Compare)CPU上的計(jì)時(shí)器
3.3.6 處理器ID(PRId)寄存器
3.3.7 配置(Config)寄存器:CPU資源信息與配置
3.3.8 EBase和IntCtl:中斷與異常設(shè)置
3.3.9 SRSCtl和SRSMap:影子寄存器設(shè)置
3.3.10 鏈接加載地址(LLAddr)寄存器
3.4 CPO冒險(xiǎn)——不經(jīng)意間的陷阱
3.4.1 冒險(xiǎn)屏障指令
3.4.2 指令冒險(xiǎn)與用戶冒險(xiǎn)
3.4.3 CPO指令之間的冒險(xiǎn)
第4章 MIPS處理器的高速緩存
4.1 高速緩存和高速緩存的管理
4.2 高速緩存怎樣工作
4.3 早期MIPS CPU中的寫透式高速緩存
4.4 MIPs CPU中的寫回式高速緩存
4.5 高速緩存設(shè)計(jì)的其他選擇
4.6 管理高速緩存
4.7 二級和三級高速緩存
4.8 MIPS CPU高速緩存的配置
4.9 編程MIPS32/64高速緩存
4.9.1 Cache指令
4.9.2 高速緩存初始化和Tag/Data寄存器
4.9.3 CacheErr,ERR和ErrorEPC寄存器:內(nèi)存/高速緩存的錯(cuò)誤處理
4.9.4 計(jì)算高速緩存大小和配置方式
4.9.5 初始化例程
4.9.6 在高速緩存中無效或?qū)懟匾粋€(gè)內(nèi)存區(qū)域
4.10 高速緩存效率
4.11 重組軟件來影響高速緩存效率
4.12 高速緩存別名
笫5章 異常、中斷和初始化
5.1 異常
5.2 異常發(fā)生時(shí)刻
5.3 異常向量:異常處理開始的地方
5.4 異常處理:基
5.5 從異常返回
5.6 嵌套異常
5.7 一個(gè)異常處理例程
5.8 中斷
5.8.1 MIPS CPU中的中斷資源
5.8.2 通過軟件實(shí)現(xiàn)中斷優(yōu)先級
5.8.3 原子性和SR的原子改變
5.8.4 中斷使能時(shí)的臨界區(qū):MIPS中的信號量機(jī)制
5.8.5 MIPS32/64中向量化和EIC扣斷
5.8.6 影子寄存器
5.9 啟動(dòng)
5.9.1 探測和識別CPU型號
5.9.2 啟動(dòng)序列
5.9.3 啟動(dòng)一個(gè)應(yīng)用程序
5.10 模擬指令
第6章 底層內(nèi)存管理與TLB
6.1 TLB/MMU硬件和它的功能
6.2 TLB/MMU的寄存器描述
6.2.1 TLB關(guān)鍵字域——EntryHi和PageMask
6.2.2 TLB輸出域——EntryLo0-1
6.2.3 選擇一個(gè)TLB表項(xiàng)——Index,Random和Wired寄存器
6.2.4 頁表訪問助手——Context和XContext
6.3 TLB/MMU的控制指令
6.4 對TLB編程
6.4.1 如何進(jìn)行重填
6.4.2 使用ASID
6.4.3 Random寄存器與被鎖定表項(xiàng)
6.5 硬件友好的頁表和重填機(jī)制
6.5.1 TLB缺失處理
6.5.2 XTLB的缺失處理函數(shù)
6.6 MIPS TLB的日常使用
6.7 更簡單操作系統(tǒng)中的內(nèi)存管理
第7章 浮點(diǎn)支持
7.1 浮點(diǎn)的基本描述
7.2 IEEE 754標(biāo)準(zhǔn)及其背景
7.3 怎樣存儲IEEE浮點(diǎn)數(shù)
7.3.1 IEEE尾數(shù)和規(guī)格化
7.3.2 使用特殊值時(shí)的預(yù)留指數(shù)值
7.3.3 MRS浮點(diǎn)數(shù)據(jù)格式
7.4 IEEE 754的MIPS實(shí)現(xiàn)
7.5 浮點(diǎn)寄存器
7.6 浮點(diǎn)異常/中斷
7.7 浮點(diǎn)控制:控制/狀態(tài)寄存器
7.8 浮點(diǎn)實(shí)現(xiàn)寄存器
7.9 浮點(diǎn)指令指南
7.9.1 加載/存儲
7.9.2 寄存器間的傳遞
7.9.3 三操作數(shù)算術(shù)運(yùn)算
7.9.4 乘加運(yùn)算
7.9.5 一元(改變符號)運(yùn)算
7.9.6 轉(zhuǎn)換操作
7.9.7 條件分支和測試指令
7.10 成對單精度浮點(diǎn)指令和MIPS-3D ASE
7.10.1 成對單精度指令的異常
7.10.2 成對單精度的三操作數(shù)算術(shù)、乘加、改變符號和無條件移動(dòng)操作
7.10.3 成對單精度轉(zhuǎn)換操作
7.10.4 成對單精度測試和條件移動(dòng)指令
7.10.5 MIPS-3D指令
7.11 指令時(shí)序需求
7.12 指令加速的時(shí)序
7.13 按需初始化和使能
7.14 浮點(diǎn)仿真
笫8章 MIPS指令集指南
8.1 一個(gè)簡單的例子
8.2 匯編指令及其含義
8.2.1 U和非U助記符
8.2.2 除法助記符
8.2.3 指令的詳細(xì)清單
8.3 浮點(diǎn)指令
8.4 MIPS32/64發(fā)行版1的區(qū)別
8.4.1 在發(fā)行版2中加入的常規(guī)指令
8.4.2 發(fā)行版2新加入的特權(quán)指令
8.5 特殊指令和它們的用途
8.5.1 向左加載/向右加載:地址非對齊的存取操作
8.5.2 鏈接加載/條件存儲
8.5.3 條件傳遞指令
8.5.4 可能分支指令
8.5.5 整數(shù)乘累加指令和乘加指令
8.5.6 浮點(diǎn)乘加指令
8.5.7 多浮點(diǎn)條件標(biāo)志位
8.5.8 緩存數(shù)據(jù)預(yù)取
8.5.9 存取內(nèi)存屏障:Sync指令
8.5.10 冒險(xiǎn)屏蔽指令
8.5.11 Synci:指令寫入的緩存管理
8.5.12 讀取硬件寄存器
8.6 指令的機(jī)器編碼
8.6.1 指令編碼表中的域
8.6.2 指令編碼表的注意事項(xiàng)
8.6.3 編碼方式和處理器的簡單實(shí)現(xiàn)
8.7 指令集的功能分組
8.7.1 空操作
8.7.2 寄存器間的數(shù)據(jù)傳遞指令
8.7.3 常數(shù)加載指令
8.7.4 算術(shù)/邏輯操作指令
8.7.5 整數(shù)乘法、除法以及求余指令
8.7.6 整數(shù)乘累加指令
8.7.7 存取指令
8.7.8 跳轉(zhuǎn)、分支和子程序調(diào)用指令
8.7.9 斷點(diǎn)及陷阱指令
8.7.10 協(xié)處理器0功能
8.7.11 浮點(diǎn)操作指令
8.7.12 用戶模式下對"底層"硬件的有限訪問
第9章 閱讀MIPS匯編語
9.1 一個(gè)簡單的例子
9.2 句法
9.3 指令的約定
9.3.1 計(jì)算指令:3寄存器、2寄存器和1寄存器
9.3.2 立即數(shù):帶常量的計(jì)算指令
9.3.3 關(guān)于64位和32位指令
9.4 尋址模式
9.5 目標(biāo)文件和內(nèi)存布
第10章 在MIPS體系結(jié)構(gòu)上移植軟件
10.1 MIPS應(yīng)用的底層軟件:經(jīng)常會(huì)遇到問題的列表
10.2 尾端:字、字節(jié)和位的順序
10.2.1 位、字節(jié)、字和整數(shù)
10.2.2 軟件和尾端
10.2.3 硬件和尾端
10.2.4 MIPS CPU的雙尾端軟件
10.2.5 可移植性和尾端無關(guān)代碼
10.2.6 尾端和外來數(shù)據(jù)
10.3 可見緩存的問題
10.3.1 緩存管理和DMA數(shù)據(jù)
10.3.2 緩存管理和寫指令:自修改代碼
10.3.3 緩存管理和非緩存或?qū)懲笖?shù)據(jù)
10.3.4 緩存別名和頁面著色
10.4 存儲訪問順序和重排
10.4.1 排序與寫緩沖
10.4.2 實(shí)現(xiàn)wbflush
10.5 寫C程序
10.5.1 用GNU C編譯器包裝匯編代碼
10.5.2 映射為內(nèi)存的I/O寄存器和"Volatile"
10.5.3 用C寫MIPS應(yīng)用程序的其他問題
第11章 MIPS軟件標(biāo)準(zhǔn)(ABI)
11.1 數(shù)據(jù)表示和對齊
11.1.1 基本類型的大小
11.1.2 "long"型和指針型數(shù)據(jù)大小
11.1.3 對齊要求
11.1.4 基本類型的內(nèi)存布局和尾端如何產(chǎn)生影響
11.1.5 內(nèi)存的布局結(jié)構(gòu)、數(shù)組類型和對齊
11.1.6 結(jié)構(gòu)中的位域
11.1.7 C中的不對齊數(shù)據(jù)
11.2 參數(shù)傳遞以及MIPS ABI中的堆棧約定
11.2.1 堆棧、子例程鏈接和參數(shù)專遞
11.2.2 032的堆棧參數(shù)結(jié)構(gòu)
11.2.3 使用寄存器傳遞參數(shù)
11.2.4 C庫中的例子
11.2.5 特殊的例子:傳遞結(jié)構(gòu)
11.2.6 傳遞可變參數(shù)
11.2.7 函數(shù)返回值
11.2.8 擴(kuò)展寄存器一使用約定:SGIn32和n64
11.2.9 堆棧布局、堆棧幀和輔助調(diào)試器
11.2.10 可變參數(shù)和stdargs
第12章 調(diào)試MIPS設(shè)計(jì)——調(diào)試和剖析特性
12.1 "EJTAG"片上調(diào)試單元
12.1.1 EJTAG歷史
12.1.2 探頭如何控制CPU
12.1.3 通過JTAG調(diào)試通信
12.1.4 調(diào)試模式
12.1.5 單步
12.1.6 dseg內(nèi)存譯碼區(qū)域
12.1.7 EJTAG CPO寄存器,特殊調(diào)試
12.1.8 DCR(調(diào)試控制)內(nèi)存映射寄存器
12.1.9 EJTAG斷點(diǎn)硬件支持
12.1.10 理解斷點(diǎn)條件
12.1.11 非調(diào)試斷點(diǎn)
12.1.12 PC取樣與EJTAG
12.1.13 使用沒有探頭的EJTAG
12.2 EJTAG之前的調(diào)試支持——break指令和CPO觀察點(diǎn)
12.3 PDtrace
12.4 性能計(jì)數(shù)器
第13章 GNU幾inux概覽
13.1 組件
13.2 內(nèi)核代碼的層次
13.2.1 異常模式下的MIPS CPU
13.2.2 屏蔽部分或全部中斷的MIPS CPU
13.2.3 中斷上下文
13.2.4 線程上下文中執(zhí)行內(nèi)核
第14章 硬件與軟件如何協(xié)同工作
14.1 中斷的生命周期
14.2 線程、臨界區(qū)和原子性
14.2.1 MIPS體系結(jié)構(gòu)和原子操作
14.2.2 Linux自旋鎖
14.3 系統(tǒng)調(diào)用時(shí)發(fā)生了什么
14.4 Linux/MIPS系統(tǒng)如何進(jìn)行地址翻譯
14.4.1 為什么進(jìn)行內(nèi)存翻譯
14.4.2 基本進(jìn)程布局與保護(hù)
14.4.3 映射進(jìn)程地址到真實(shí)內(nèi)存
14.4.4 選擇頁式映射
14.4.5 我們真正需要的
14.4.6 MIPs設(shè)計(jì)的起源
14.4.7 記錄被修改的頁面(模擬"臟"位)
14.4.8 內(nèi)核如何服務(wù)一個(gè)TLB重填異常
14.4.9 TLB的注意事項(xiàng)與維護(hù)
14.4.10 內(nèi)存翻譯與64位指針
第15章 Linux內(nèi)核中的MIPS特有問題
15.1 顯式緩存管理
15.1.1 DMA設(shè)備訪問
15.1.2 寫入指令稍后執(zhí)行
15.1.3 緩存/內(nèi)存映射問題
15.1.4 緩存別名
15.2 CPO流水線冒險(xiǎn)
15.3 多處理器系統(tǒng)與一致性緩存
15.4 對一個(gè)關(guān)鍵例程的極度優(yōu)化調(diào)整
第16章 Linux應(yīng)用程序代碼、PIC和庫
16.1 鏈接單元如何進(jìn)入程序
16.2 全局偏移表(GOT)組織
附錄A MIPS多線程
附錄B MIPS指令集的其他可選擴(kuò)展
MIPS術(shù)語表
參考文獻(xiàn)
第1章 RISC和MIPS
在RISC體系結(jié)構(gòu)中,MIPS是雅的一種,甚至連競爭對手也不得不承認(rèn)這一點(diǎn)。這一點(diǎn),從后來的體系結(jié)構(gòu),如DEC的Alpha和惠普的Precision受到MIPS的巨大影響也可以明顯地看出來。MIPS自身優(yōu)雅的設(shè)計(jì)雖然不能在充滿競爭的市場中保障長盛不衰,但其微處理器卻總能躋身于每一代最有效率的微處理器之列并保持最簡潔的設(shè)計(jì)。
對MIPS計(jì)算機(jī)系統(tǒng)公司而言,相對簡潔的設(shè)計(jì)是一種商業(yè)上的需要,該公司起源于1985年一個(gè)制造并銷售芯片的學(xué)術(shù)項(xiàng)目。后來,該體系結(jié)構(gòu)得到了(或許現(xiàn)在繼續(xù)得到)工業(yè)界制造商們最廣泛的支持——從生產(chǎn)專用集成電路核心(ASIC core)的廠商,如MIPS Technologies、飛利浦,到制造低成本CPU的廠商,如IDT、AMD/Alchemy,再到廣泛應(yīng)用的嵌入式領(lǐng)域中的64位CPU廠商,如IPMC—Sierra、東芝和Broadcom。
在低端,MIPS CPU在系統(tǒng)芯片(system on a chip)中用肉眼很難看到;而在高端,Intrinsity公司非凡的處理器可以以2 GHz運(yùn)行——一個(gè)無可匹敵的速度,當(dāng)然功耗/熱量無限攀升的當(dāng)代PC機(jī)除外。
ARM吸引了更多的眼球,但MIPS依然保持了足夠良好的銷量:2004年在嵌入式應(yīng)用中就銷售了1億個(gè)CPU。
MIPS CPU是一種RISC體系結(jié)構(gòu)的CPU,產(chǎn)生于一個(gè)學(xué)術(shù)研究與開發(fā)蓬勃發(fā)展的特殊時(shí)期。RISC(精簡指令集計(jì)算)是一個(gè)很有魅力的縮寫名詞,就像類似的其他很多縮寫名詞一樣,其混淆的事實(shí)比其揭露的事實(shí)更多。但對于1986年到1989年間出現(xiàn)的許多新的CPU體系結(jié)構(gòu)(它們的性能都應(yīng)歸功于幾年前的一系列開創(chuàng)性研究項(xiàng)目中發(fā)現(xiàn)的一些重要思想)來說,RISC這個(gè)詞卻真正為它們提供了一個(gè)有用的標(biāo)簽。有人曾評論到:"1984年以后定義的計(jì)算機(jī)體系結(jié)構(gòu)都是RISC的"。這句話盡管像是在嘲諷產(chǎn)業(yè)界對這個(gè)詞語的用法,但這一評論在技術(shù)上也是事實(shí)——1984年以后設(shè)計(jì)的計(jì)算機(jī),沒有任何一款能夠忽視RISC先驅(qū)者們的工作。
……
這批書是為圖書角購買的,大家都反饋內(nèi)容很不錯(cuò),贊一個(gè)
這本書買了多次了,工具書比較實(shí)用
這個(gè)商品不太好
幫小盆友買的,應(yīng)該不錯(cuò)
對MIPS講解的很好,是老師讓買的。
這個(gè)商品不錯(cuò)~
這個(gè)商品不錯(cuò)~
很不錯(cuò)的一本書。
翻譯很爛,讀起來很拗口翻譯很爛,讀起來很拗口翻譯很爛,讀起來很拗口
聽說可以但沒仔細(xì)看 粗略瀏覽了下 還可以
上星期訂的書,一個(gè)星期后才收到。這次發(fā)貨有點(diǎn)慢呀。書的質(zhì)量還好,不過發(fā)現(xiàn)里面居然有兩沒有印好,只看到一部分文字!~~
中文不怎么樣。如果有能力的話。最好看看原版的。。知識點(diǎn)也多點(diǎn)。更詳細(xì)
正在學(xué)習(xí),聽說是嵌入式處理器比較經(jīng)典的教材
最近在研究MMU的機(jī)理,需要一本說CPU的書,剛好
在反編譯,看了此書工作完成了一半,繼續(xù)努力,此書確實(shí)名副其實(shí).
這個(gè)商品不錯(cuò),就是送達(dá)的時(shí)候,書有點(diǎn)破損,書很好,是mips的經(jīng)典之作
書的質(zhì)量很好,雜志之家也是一家很好的電商,好評。
對于了解經(jīng)典的RISC體系結(jié)構(gòu)來說是本優(yōu)雅易懂的書,就是書的紙張不太好,顏色都不統(tǒng)一,還很薄,都敢太用力翻,不知道出版商怎么回事。
紙張質(zhì)量一般,不過內(nèi)容很喜歡。MIPS的經(jīng)典之作
講MIPS的書本來就少,不過終于有一本了,呵呵,欣慰
不少網(wǎng)友認(rèn)為是經(jīng)典,但沒有MIPS III的內(nèi)容, 出版早了一點(diǎn), 了解MIPS歷史很好, 想通過這本書了解龍芯的架構(gòu),還是令人失望的!
單獨(dú)講解MIPS方面的書,還是比較少,不過這本描述還是相當(dāng)詳盡的。雖然還沒有真正看完這本書,但現(xiàn)在是受益匪淺,期待后續(xù)的閱讀中,繼續(xù)受益!值得推薦的一本好書。
MIPS的書好少啊,這本書從內(nèi)容說應(yīng)該算不錯(cuò)的了,當(dāng)當(dāng)送貨相當(dāng)快,當(dāng)當(dāng)?shù)臅推渌坛怯械囊黄础?
MIPS經(jīng)典的書,做比較多的是ARM,買本MIPS的書只是想更了解這方面的東東,粗看了一遍,還沒深入研究
MIPS體系結(jié)構(gòu)必讀啊,還是紙質(zhì)的書看起來舒服
計(jì)算機(jī)體系結(jié)構(gòu)真的是一門神課,需要對于組成原理,匯編語言等計(jì)算的硬件相關(guān)知識有一定的理解,MIPS體系結(jié)構(gòu)透視或許能夠幫助你在現(xiàn)實(shí)中走的更遠(yuǎn)一點(diǎn)。
本書內(nèi)容偏向于軟件。目錄中的標(biāo)題雖然說的都是硬件,但是事實(shí)上介紹的是寄存器。所以看這本書需要有匯編語言和計(jì)算機(jī)原理方面的基礎(chǔ)。這本書對于使用MIPS處理器進(jìn)行底層驅(qū)動(dòng)開發(fā)的程序人員是適合的。第8章的MIPS指令集完全指南更是本書的精華。當(dāng)然書中的一些長句,可能不大好理解,還要結(jié)合上下文來判斷,如“流水線的設(shè)計(jì)規(guī)則沒有實(shí)現(xiàn)可以操作內(nèi)存變量的指令”。這句話也許可以這樣說:流水線的結(jié)構(gòu)使處理器沒能實(shí)現(xiàn)間接尋址。如果進(jìn)一步轉(zhuǎn)換成“流水線的結(jié)構(gòu)使處理器被迫放棄間接尋址”那就更好了??梢娪⒄Z中的從句,翻譯時(shí)要謹(jǐn)慎對待,否則一不小心就會(huì)翻譯成費(fèi)思量…